Презентация на тему: СУММАТОРЫ

Реклама. Продолжение ниже
СУММАТОРЫ
Сумматор по модулю 2
Принципиальная схема
Сумматор по модулю 2
Полусумматор
Полусумматор
Полусумматор
Принципиальная схема
Полный двоичный сумматор
Полный двоичный сумматор
Полный двоичный сумматор
Принципиальная схема
Условно-графическое изображение
Многоразрядный сумматор
Условно-графическое изображение
Дешифраторы
Дешифратор
Дешифратор
Дешифратор
СУММАТОРЫ
Условное графическое обозначение
Семисегментный индикатор
СУММАТОРЫ
СУММАТОРЫ
Условно-графическое изображение
Мультиплексоры
Мультиплексор
Коммутатор на ключах
Простейший цифровой ключ
Схема коммутатора
Принципиальная схема
Мультиплексор
Демультиплексор
1/33
Средняя оценка: 4.8/5 (всего оценок: 18)
Код скопирован в буфер обмена
Скачать (154 Кб)
Реклама. Продолжение ниже
1

Первый слайд презентации: СУММАТОРЫ

Вычислительная техника

Изображение слайда
1/1
2

Слайд 2: Сумматор по модулю 2

Вход X Вход Y Выход 0 0 0 0 1 1 1 0 1 1 1 0 Разделительная дизъюнкция, сумма Жегалкина

Изображение слайда
1/1
3

Слайд 3: Принципиальная схема

Условно-графическое изображение

Изображение слайда
Изображение для работы со слайдом
Изображение для работы со слайдом
1/3
4

Слайд 4: Сумматор по модулю 2

Вход X Вход Y Выход 0 0 0 0 1 1 1 0 1 1 1 0 Необходим перенос в следующий разряд

Изображение слайда
1/1
5

Слайд 5: Полусумматор

Формирует перенос в следующий двоичный разряд Выход S – Нижний разряд Выход PO – перенос в следующий разряд Output ( англ ) – выход

Изображение слайда
1/1
6

Слайд 6: Полусумматор

Вход A Вход B Выход S Выход PO 0 0 0 0 1 1 1 0 1 1 1 0

Изображение слайда
1/1
7

Слайд 7: Полусумматор

Вход A Вход B Выход S Выход PO 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1

Изображение слайда
1/1
Реклама. Продолжение ниже
8

Слайд 8: Принципиальная схема

Условно-графическое изображение

Изображение слайда
Изображение для работы со слайдом
Изображение для работы со слайдом
1/3
9

Слайд 9: Полный двоичный сумматор

Одноразрядный Учитывает перенос из нижнего разряда Вход PI – вход для переноса из нижнего разряда Input ( англ ) – вход

Изображение слайда
1/1
10

Слайд 10: Полный двоичный сумматор

Вход PI Вход A Вход B Выход S Выход PO 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1

Изображение слайда
1/1
11

Слайд 11: Полный двоичный сумматор

Вход PI Вход A Вход B Выход S Выход PO 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1

Изображение слайда
1/1
12

Слайд 12: Принципиальная схема

Изображение слайда
Изображение для работы со слайдом
1/2
13

Слайд 13: Условно-графическое изображение

Изображение слайда
Изображение для работы со слайдом
1/2
14

Слайд 14: Многоразрядный сумматор

Изображение слайда
Изображение для работы со слайдом
1/2
Реклама. Продолжение ниже
15

Слайд 15: Условно-графическое изображение

Изображение слайда
Изображение для работы со слайдом
1/2
16

Слайд 16: Дешифраторы

Изображение слайда
1/1
17

Слайд 17: Дешифратор

Преобразовывает n- разрядный двоичный код в унитарный код с числом разрядов не более 2 n Преобразование по таблицам истинности

Изображение слайда
1/1
18

Слайд 18: Дешифратор

Преобразование входного 4-разрядного двоичного кода в унитарный 10-разрядный код Дешифратор 4×10

Изображение слайда
1/1
19

Слайд 19: Дешифратор

А B C D 0 1 2 3 4 5 6 7 8 9 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 1 0 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 0 0 0 1 0 0 0 0 1 1 1 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 1 0 0 0 0 0 0 0 0 0 1

Изображение слайда
1/1
20

Слайд 20

Изображение слайда
Изображение для работы со слайдом
1/2
21

Слайд 21: Условное графическое обозначение

Изображение слайда
Изображение для работы со слайдом
1/2
22

Слайд 22: Семисегментный индикатор

Изображение слайда
Изображение для работы со слайдом
1/2
23

Слайд 23

A B C D a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 0 0 0 1 0 1 1 0 0 0 0 0 0 1 0 1 1 0 1 1 0 1 0 0 1 1 1 1 1 1 0 0 1 0 1 0 0 0 1 1 0 0 1 1 0 1 0 1 1 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 0 1 1 1 1 1 1 0 0 0 0 1 0 0 0 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 0 1 0 1 1 1 0 1 1 1 1 0 1 1 0 0 1 1 1 1 1 1 1 0 0 1 0 0 1 1 1 0 1 1 0 1 0 1 1 1 1 0 1 1 1 1 0 1 0 0 1 1 1 1 1 1 1 1 1 0 0 0 1 1 1

Изображение слайда
1/1
24

Слайд 24

Изображение слайда
Изображение для работы со слайдом
1/2
25

Слайд 25: Условно-графическое изображение

Изображение слайда
Изображение для работы со слайдом
1/2
26

Слайд 26: Мультиплексоры

Изображение слайда
1/1
27

Слайд 27: Мультиплексор

Устройство, которое позволяет подавать сигнал с одного из нескольких входов на один выход

Изображение слайда
Изображение для работы со слайдом
1/2
28

Слайд 28: Коммутатор на ключах

Функции ключа с электронным управлением цифровым сигналом

Изображение слайда
Изображение для работы со слайдом
1/2
29

Слайд 29: Простейший цифровой ключ

Вход X Вход Y Выход 0 0 0 0 1 0 1 0 0 1 1 1 управляющий информационный

Изображение слайда
1/1
30

Слайд 30: Схема коммутатора

Изображение слайда
Изображение для работы со слайдом
1/2
31

Слайд 31: Принципиальная схема

Информационные входы Адресные входы

Изображение слайда
Изображение для работы со слайдом
1/2
32

Слайд 32: Мультиплексор

Изображение слайда
Изображение для работы со слайдом
1/2
33

Последний слайд презентации: СУММАТОРЫ: Демультиплексор

Передача сигнала с одного входа микросхемы на один из нескольких выходов

Изображение слайда
Изображение для работы со слайдом
1/2
Реклама. Продолжение ниже