Слайд 2: Сумматор по модулю 2
Вход X Вход Y Выход 0 0 0 0 1 1 1 0 1 1 1 0 Разделительная дизъюнкция, сумма Жегалкина
Слайд 3: Принципиальная схема
Условно-графическое изображение
Слайд 4: Сумматор по модулю 2
Вход X Вход Y Выход 0 0 0 0 1 1 1 0 1 1 1 0 Необходим перенос в следующий разряд
Слайд 5: Полусумматор
Формирует перенос в следующий двоичный разряд Выход S – Нижний разряд Выход PO – перенос в следующий разряд Output ( англ ) – выход
Слайд 6: Полусумматор
Вход A Вход B Выход S Выход PO 0 0 0 0 1 1 1 0 1 1 1 0
Слайд 7: Полусумматор
Вход A Вход B Выход S Выход PO 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1
Слайд 8: Принципиальная схема
Условно-графическое изображение
Слайд 9: Полный двоичный сумматор
Одноразрядный Учитывает перенос из нижнего разряда Вход PI – вход для переноса из нижнего разряда Input ( англ ) – вход
Слайд 10: Полный двоичный сумматор
Вход PI Вход A Вход B Выход S Выход PO 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1
Слайд 11: Полный двоичный сумматор
Вход PI Вход A Вход B Выход S Выход PO 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1
Слайд 13: Условно-графическое изображение
Слайд 15: Условно-графическое изображение
Слайд 17: Дешифратор
Преобразовывает n- разрядный двоичный код в унитарный код с числом разрядов не более 2 n Преобразование по таблицам истинности
Слайд 18: Дешифратор
Преобразование входного 4-разрядного двоичного кода в унитарный 10-разрядный код Дешифратор 4×10
Слайд 19: Дешифратор
А B C D 0 1 2 3 4 5 6 7 8 9 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 1 0 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 0 0 0 1 0 0 0 0 1 1 1 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 1 0 0 0 0 0 0 0 0 0 1
Слайд 21: Условное графическое обозначение
Слайд 23
A B C D a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 0 0 0 1 0 1 1 0 0 0 0 0 0 1 0 1 1 0 1 1 0 1 0 0 1 1 1 1 1 1 0 0 1 0 1 0 0 0 1 1 0 0 1 1 0 1 0 1 1 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 0 1 1 1 1 1 1 0 0 0 0 1 0 0 0 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 0 1 0 1 1 1 0 1 1 1 1 0 1 1 0 0 1 1 1 1 1 1 1 0 0 1 0 0 1 1 1 0 1 1 0 1 0 1 1 1 1 0 1 1 1 1 0 1 0 0 1 1 1 1 1 1 1 1 1 0 0 0 1 1 1
Слайд 25: Условно-графическое изображение
Слайд 27: Мультиплексор
Устройство, которое позволяет подавать сигнал с одного из нескольких входов на один выход
Слайд 28: Коммутатор на ключах
Функции ключа с электронным управлением цифровым сигналом
Слайд 29: Простейший цифровой ключ
Вход X Вход Y Выход 0 0 0 0 1 0 1 0 0 1 1 1 управляющий информационный
Слайд 31: Принципиальная схема
Информационные входы Адресные входы